高速串行自同步方式介绍及原理 - 看得懂的高速设计 - pcb时代论坛 -

pcb时代论坛

 找回密码
 立即注册

QQ登录

只需一步,快速开始

搜索
查看: 23|回复: 0

高速串行自同步方式介绍及原理

[复制链接]

496

主题

585

帖子

3748

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
3748
发表于 6 天前 | 显示全部楼层 |阅读模式
作者:一博科技

[size=1em]高速串行信号与并行信号相比,最主要的就是通信方式的改进,这种通信方式又叫自同步方式,也即两块芯片之间通信,其中发送芯片产生的数据流同时包括数据和时钟信息,如下图所示。

要实现上图所示的通信,在芯片内部还有更加详细的一些要求及模块来操作,具体实现可以参考下图所示模块框图。

这些最主要的模块包括串行器(也有叫串化器)、时钟数据恢复(CDR)、解串器以及[size=1em]均衡器等。这样的设备与源同步接口不同,因为接收机设备包含时钟和数据恢复(CDR)电路,其基于信号的跳变沿来动态地确定数据信号的最佳采样点。 换句话说,从数据中直接提取时钟信息,而不是依赖于单独的时钟。本篇我们主要来简单介绍前面三种必要的模块,均衡器会在后续的内容中介绍。

串行器要实现的功能就是并串转换,简单来说就是将原本并行的数据转换成串行的数据。目前有两种主要的并串转换方式——可装载移位寄存器和回转选择器。这些方法的简单逻辑如下图所示。

解串器的功能正好和串行器的功能及步骤相反,那就是将串行的信号又重新转换成并行信号,又叫串并转换,下面是简单的逻辑图。

时钟数据恢复(CDR)顾名思义就是将数据流里面的数据和时钟在接收端恢复出来,说起来感觉很简单的样子,但实际上如下图所示时钟恢复过程无法产生一个共用时钟或者同数据一起发送的时钟。作为替代,由锁相环(PLL)合成出一个与输入串行信号的时钟频率一致的时钟,也即PLL能根据参考时钟和输入信号来产生锁定于输入信号的新时钟,所以PLL对于Serdes的接收也是至关重要的。

这就是我们的串行信号,呈现出来的确实是比较简单,无非就是几对差分线路,但内部的操作却非常复杂。虽然简化了[size=1em]PCB设计,但对芯片的设计挑战巨大,因为有更多的模块集成在芯片内部了,这个对于我们PCB这块来说是看不到的,相当于一个黑盒子,典型的少林寺扫地高僧,简直深藏不露啊。


回复

使用道具 举报

 
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

小黑屋|Archiver|手机版|PCBtime-专业的工程师论坛,PCB设计论坛,PCB制板论坛  

GMT+8, 2018-1-18 02:11 , Processed in 0.797417 second(s), 25 queries .

Powered by Discuz! X3.2

© 2001-2013 Comsenz Inc.

快速回复 返回顶部 返回列表